HT匯流排

HT是HyperTransport的簡稱。HyperTransport本質是一種為主機板上的積體電路互連而設計的端到端匯流排技術,目的是加快晶片間的數據傳輸速度。HyperTransport技術在AMD平台上使用後,是指AMD CPU到主機板晶片之間的連線匯流排(如果主機板晶片組是南北橋架構,則指CPU到北橋),即HT匯流排。

概述

類似於Intel平台中的前端匯流排(FSB),但Intel平台目前還沒採用
HyperTransport技術。
HyperTransport是AMD為K8平台專門設計的高速串列匯流排。它的發展歷史可回溯到1999年,原名為“LDT匯流排”(Lightning Data Transport,閃電數據傳輸)。2001年7月,這項技術正式推出,AMD同時將它更名為HyperTransport。隨後,Broadcom、Cisco、Sun、NVIDIA、ALi、ATI、Apple、Transmeta等許多企業均決定採用這項新型匯流排技術,而AMD也藉此組建HyperTransport開放聯盟,從而將HyperTransport推向產業界。
在基礎原理上,HyperTransport與目前的PCI Express非常相似,都是採用點對點的單雙工傳輸線路,引入抗干擾能力強的LVDS信號技術,命令信號、地址信號和數據信號共享一個數據路徑,支持DDR雙沿觸發技術等等,但兩者在用途上截然不同—PCI Express作為計算機的系統匯流排,而HyperTransport則被設計為兩枚晶片間的連線,連線對象可以是處理器與處理器、處理器與晶片組、晶片組的南北橋、路由器控制晶片等等,屬於計算機系統的內部匯流排範疇。

第一代殘品

第一代HyperTransport的工作頻率在200MHz—800MHz範圍,並允許以100MHz為幅度作步進調節。因採用DDR技術,HyperTransport的實際數據激發頻率為400MHz—1.6GHz,最基本的2bit模式可提供100MB/s—400MB/s的傳輸頻寬。不過,HyperTransport可支持2、4、8、16和32bit等五種通道模式,在400MHz下,雙向4bit模式的匯流排頻寬為0.8GB/sec,雙向8bit模式的匯流排頻寬為1.6GB/sec;800MHz下,雙向8bit模式的匯流排頻寬為3.2GB/sec,雙向16bit模式的匯流排頻寬為6.4GB/sec,雙向32bit模式的匯流排頻寬為12.8GB/sec,遠遠高於當時任何一種匯流排技術。
2004年2月,HyperTransport技術聯盟(Hyper Transport Technology Consortium)又正式發布了HyperTransport 2.0規格,由於採用了Dual-data技術,使頻率成功提升到了1.0GHz、1.2GHz和1.4GHz,雙向16bit模式的匯流排頻寬提升到了8.0GB/sec、9.6GB/sec和11.2GB/sec。Intel 915G架構前端匯流排在6.4GB/sec。
目前AMD的S939 Athlon64處理器都已經支持1Ghz Hyper-Transport匯流排,而最新的K8晶片組也對雙工16Bit的1GHz Hyper-Transport提供了支持,令處理器與北橋晶片的傳輸率達到8GB/s

相關詞條

相關搜尋

熱門詞條

聯絡我們