《Altium Designer EDA設計與實踐》

圖書簡介

作者: 李磊,梁志明,華文龍編

封面封面

出版日期: 2011-8-1
ISBN: 9787512405196
出版社: 北京航空航天大學出版社
用戶評論:
0條
商品價格:
¥22.4-¥27.2(6個商家在售)

AltiumDesignerEDA設計與實踐內容簡介

李磊、梁志明、華文龍編著的《AltiumDesignerEDA設計與實踐》詳細介紹AltiumDesignerEDA系統設計功能和操作方法。全面介紹了NanoBoard系列平台的特點和功能、AltiumDesigner中EDA設計流程、AltiumDesignerEDA系統板級調試以及IP軟核設計方法、8位軟核處理器系統的設計流程、32位軟核處理器系統設計流程、OpenBus系統設計以及AltiumDesigner和第三方平台的調試和下載方法。
《AltiumDesignerEDA設計與實踐》適合作為各大中專院校相關專業和培訓班的教材,也可以作為電子、電氣、自動化等相關專業人員學習和參考用書。Altium公司對本書內容進行了審核。本書由Altium公司授權出版。

AltiumDesignerEDA設計與實踐目錄

第1章AltiumDesigner平台與EDA設計
1.1AltiumDesigner與電子設計的發展
1.1.1AltiumDesigner平台性能
1.1.2多用戶的協同開發
1.2EDA設計與AltiumDesigner融合
1.2.1豐富的ip庫資源
1.2.2可視化的工程操作
1.2.3強大的SOPC設計能力
1.2.4簡單而實用IP設計功能
1.2.5便捷的虛擬儀器調試
1.2.6高效的TestBeneh設計功能
1.3可重構的硬體開發平台和突破傳統設計流程
1.3.1可重構的硬體平台
1.3.2統一的開發環境
1.3.3高效的板級線上調試
1.4豐富的線上網路資源
1.5AltiumDesigner工程層次結構
第2章電子系統設計的創新驗證平台
2.1NBII
2.1.1NBII介紹
2.1.2NBII的主要功能
2.1.3NBII的結構特點
2.1.4NBII板載資源
2.2NB3000系列
2.2.1NB3000介紹
2.2.2NB3000的系統結構
2.2.3NB3000的系統資源
2.2.4NB3000的外圍接口
2.3深入NB3000
2.3.1NB3000快速構建電子系統設計原型
2.3.2音樂霹靂彩燈設計
第3章AltiumDesignerFPGA系統設計
3.1EDA設計流程簡介
3.2A1tiumDesignerEDA設計平台的特點
3.3AltiumDesignerEDA開發流程介紹
3.3.1新建FPGA工程
3.3.2HDL方法設計子模組驅動
3.4A1tiumDesigner邏輯功能仿真
3.4.1仿真的類型
3.4.2AltiumDesignertestbench基本結構
3.4.3AltiumDesignerTestBench操作步驟
3.4.4測試信號的產生
3.4.5初次啟動TestBench仿真
3.5AltiumDesigner原理圖輸入法設計
3.5.1原理圖分層設計流程與圖示創建
3.5.2原理圖模組連線設計
3.5.3原理圖設計邏輯仿真
3.5.4原理圖調用器件庫內元件設計
3.6AltiumDesigner常用操作介紹
3.6.1原理圖IP庫介紹
3.6.2原理圖放置器件
3.6.3原理圖信號的連線
3.6.4器件圖示序號的快速添加
3.6.5電源與地的作用
第4章FPGA工程的系統驗證與IP封裝方法
4.1FPGA工程的系統驗證簡介
4.2FPGA工程下載的基本流程
4.3NanoBoard開發平台與AltiumDesigner的操作
4.3.1NanoBoard與AhiumDesigner的連線
4.3.2AhiumDesigner與NanoBoard的可視化操作
4.4建立FPGA工程約束條件
4.4.1約束檔案語法定義
4.4.2約束檔案的輸入與添加
4.5AltiumDesigner編譯、綜合與下載
4.6採用標準的Nano平台完成下載
4.7虛擬儀器的使用
4.8核心工程設計與IP封裝設計
4.8.1設計與發布IP器件
4.8.2驗證IP器件
第5章AltiumDes堙ner片上嵌入式系統設計
5.18位處理器FSK51核心
5.1.1TSK51系列微處理器
5.1.2TSK51x引腳定義
5.1.3TSK51x存儲器管理
5.2基於TSK51的嵌入式軟體開發環境
5.2.1嵌入式軟體編譯環境
5.2.2創建一個嵌入式工程
5.2.3設定嵌入式工程選項
5.2.4構建嵌入式套用
5.2.5調試嵌入式套用
5.3AltiumDesigner8位嵌入式FPGA系統設計流程
5.3.1AltiumDesigner圖形化設計流程控制
5.3.2基於Nexus協定的JTAG軟鏈
5.3.3嵌入式工程的線上調試
第6章基於TSK3000A的32位片上嵌入式系統設計
6.1TSK3000A32位軟核處理器的特點
6.1.1軟核處理器的套用優勢
6.1.2TSK3000A處理器的特性
6.2TSK3000A32位處理器的介紹
6.2.1引腳介紹
6.2.2處理器配置
6.2.3存儲器和IO管理
6.2.4存儲器映射定義
6.2.5存儲器和外設IO訪問
6.2.6通用暫存器
6.2.7特殊功能暫存器
6.3中斷和異常
6.3.1中斷
6.3.2軟體異常
6.3.3中斷模式
6.3.4從中斷返回
6.4可程式間隔定時器
6.5wishbone匯流排通信
6.5.1Wishbone器件的讀寫
6.5.2Wishbone時序
6.5.3系統互連專用器件
6.6基於TSK3000A的FPGA系統設計
6.6.1基於TSK3000A的硬體系統搭建
6.6.2基於TSK3000A的嵌入式編程
6.6.3工程的構建以及下載運行
第7章軟體平台構建器設計技術
7.1OpenBus匯流排系統
7.1.1OpenBus匯流排系統簡介
7.1.2OpenBus匯流排系統基本原理
7.1.3OpenBus系統設計基礎
7.2採用OpenBus匯流排構建TSK3000A處理器系統
7.3軟體平台構建器的基本原理
7.4採用軟體平台構建器進行嵌入式軟體設計
7.5工程的構建以及下載運行
第8章AltiumDesignet與第三方平台的連線
8.1AltiumDesigner與第三方開發板的連線
8.1.1傳統的並口下載調試電纜的連線
8.1.2AltiumIISBJTAG適配器的連線
8.1.3NanoBoard與第三方開發板的連線
8.2AltiumDesignerJTAG掃描鏈
8.2.1從JTAG的發展談起
8.2.2JTAG掃描的級聯
8.2.3AltiumDesignerJTAG的類型
8.2.4從AltiumDesignerJTAG的連線方式談起
8.2.5A1tiumDesignerJTAG掃描鏈特點
8.3AItiumDesigner第三方開發板工程移植
8.3.1從最簡單的Simple—Counter工程移植開始
8.3.2將工程下載至第三方開發平台的FPGA配置Flash中
8.3.3運用“軟”鏈調試設計

相關詞條

相關搜尋

熱門詞條

聯絡我們