高速設計技術

高速設計技術

高速運算放大器的套用 高速ADC在數字接收機中的套用 7.1

高速設計技術

作 者:ADI大學計畫 編譯
出 版 社:電子工業出版社
出版時間:2010-9-1
版 次:1
頁 數:279
字 數:468000
印刷時間:2010-9-1
開 本:16開
紙 張:膠版紙
印 次:1
I S B N:9787121117497
包 裝:平裝

內容簡介

本書內容包括三大部分:第1部分從運算放大器的基本概念和理論出發,重點介紹了運算放大器的原理與設計,以及在各種電子系統中的套用,包括視頻套用、RF/IF子系統(乘法器、調製器和混頻器)等;第2部分主要介紹了高速採樣和高速ADC及其套用、高速DAC及其套用、以及DDS系統與接收機子系統等;第3部分介紹了有關高速硬體設計技術,如仿真、建模、原型、布局、去藕與接地,以及EMI與RFI設計考慮等。
書中內容既有完整的理論分析,又有具體的實際套用電路,還包括許多套用技巧。特別適合電子電路與系統設計工程師、高等院校相關專業師生閱讀。

目錄

第1章 高速運算放大器
1.1 概述
1.2 電壓反饋運算放大器
1.2.1 基於互補雙極型工藝設計的電壓反饋型運放
1.2.2 基於“點播電流”的新型電壓反饋型運放
1.3 電流反饋運算放大器
1.4 運放反饋電容的作用
1.5 高速電流—電壓轉換器及反相輸入電容的影響
1.6 電壓反饋型運放與電流反饋型運放的噪聲比較
1.7 高速運放的直流特性
1.8 高速運放的供電電源抑制比(PSRR)特性
參考文獻
第2章 高速運算放大器的套用
2.1 寬頻CFB運放中的最大頻寬平坦度反饋網路最佳化
2.2 驅動容性負載
2.3 電纜驅動和接收器
2.4 高性能視頻線纜驅動器
2.5 差分線纜驅動器和接收器
2.6 高速鉗位放大器
2.7 單電源供電和軌到軌型結構
2.7.1 單電源運放的套用
2.8 帶禁用功能的高速視頻復用
2.9 使用了電流反饋運放AD813的視頻可程式增益放大器
2.10 視頻復用和交叉開關
2.11 高功率線纜驅動和ADSL
2.12 高速光電二極體前置放大器
2.12.1 頻率回響和穩定性分析
2.12.2 運算放大器的選擇
2.12.3 光電二極體前置放大器的噪聲分析
參考文獻
第3章 射頻/中頻(RF/IF)子系統
3.1 動態範圍壓縮
3.2 自動增益控制(AGC)與電壓控制放大器(VCA)
3.3 電壓控制放大器(VCA)
3.4 一個80dB的線性RMS測量系統
3.5 對數放大器
3.6 接收機概述
3.7 乘法器、調製器和混頻器
3.7.1 使用理想模擬乘法器的混頻器
3.7.2 鏡像回響
3.7.3 理想混頻器
3.7.4 二極體環型混頻器
3.7.5 FET混頻器
3.7.6 典型的有源混頻器
3.7.7 有源混頻器的基本原理
3.7.8 AD831 500MHz低失真有源混頻器
3.7.9 噪聲係數(Noise Figure)
3.7.10 互調失真
3.7.11 dB壓縮點和三階交截點
3.7.12 混頻器小結
3.8 接收機子系統
參考文獻
第4章 高速採樣與高速ADC
4.1 引言
4.2 高速採樣基礎
4.3 基帶抗混疊濾波器
4.4 欠採樣(諧波採樣,帶通採樣,IF採樣,直接IF到數字轉換)
4.5 抗混疊濾波器在欠採樣中的套用
4.6 理想N位ADC的失真和噪聲
4.7 實際ADC的失真和噪聲
4.7.1 等效輸入參考噪聲(熱噪聲)
4.7.2 積分非線性和差分非線性
4.7.3 諧波失真,最大失真,總的諧波失真(THD),總的諧波失真+噪聲(THD + N)
4.7.4 信號噪聲與失真比(SINAD),信噪比(SNR)和有效位數(ENOB)
4.7.5 模擬頻寬
4.7.6 無雜散動態範圍(SFDR)
4.7.7 雙頻互調失真(IMD)
4.7.8 噪聲功率比(NPR)
4.7.9 孔徑抖動和孔徑延遲
4.8 高速ADC結構
4.8.1 連續逼近型ADC
4.8.2 Flash 轉換器
4.8.3 分段(流水線)ADC
4.8.4 每級一比特(串列或波紋)ADC
參考文獻
第5章 高速ADC套用
5.1 驅動低失真和寬動態範圍ADC的輸入
5.1.1 開關電容輸入ADC
5.1.2 驅動雙極輸入ADC
5.2 高速ADC在CCD圖像中的套用
5.3 高速ADC在數字接收機中的套用
5.3.1 引言
5.3.2 在基帶進行數字處理的接收機
5.3.3 窄帶IF採樣數字接收機
5.3.4 寬頻中頻採樣數字接收機
5.3.5 直接IF到數字設計考慮
5.3.6 高速ADC使用Dither信號獲得寬的動態範圍
5.3.7 高速ADC在數字通信系統和直接廣播衛星(DBS)機頂盒中的套用
參考文獻
第6章 高速DAC與DDS系統
6.1 引言
6.2 DDS系統的混疊
6.3 msps DDS系統(AD9850)
6.4 DDS系統作為ADC的時鐘驅動
6.5 DDS系統中的幅度調製
6.6 AD9830/9831 DDS系統
6.7 DDS系統的無雜散動態範圍
6.8 高速低失真DAC結構
6.9 使用採樣保持抗尖峰改善SFDR
6.10 高速內插 DAC
6.11 使用DDS的QPSK信號發生器(AD9853)
參考文獻
第7章 高速硬體設計技術
7.1 模擬電路仿真
7.1.1 ADSpice 模型
7.1.2 ADSpice 模型的其他特性
7.2 原型技術
7.3 評估板
仿真、原型與評估板參考文獻
7.4 高速系統的接地技術
7.5 電源降噪與濾波
降噪與濾波參考文獻
7.6 電源穩壓/調理
7.6.1 低壓差型參考源
電源穩壓/調理參考文獻
7.7 熱管理
7.7.1 熱學基礎
7.7.2 計算不同器件的功率
7.7.3 空氣流量控制
熱管理參考文獻
7.8 EMI/RFI 設計考慮
7.8.1 EMI規範基礎
7.8.2 解決EMI/RFI問題的診斷架構
7.8.3 無源器件:應對EMI的法寶
7.8.4 無線電頻率干擾
7.8.5 電源線擾動的解決方案
7.8.6 用於EMI保護的印刷電路板設計
EMI/RFI參考文獻
7.9 禁止的概念
電纜禁止參考文獻

相關詞條

熱門詞條

聯絡我們