數字邏輯與數字電路

數字邏輯與數字電路

《數字邏輯與數字電路》是2009年科學出版社出版的圖書,作者是高晶敏、柴海莉。本書介紹了小規模數字積體電路的邏輯設計技術以及中、大規模數字積體電路和可程式邏輯器件。

基本信息

內容簡介

全書共分8章,包括數字邏輯基礎、門電路、組合邏輯電路、觸發器、時序邏輯電路、脈衝波形的產生和整形、半導體存儲器和可程式邏輯器件、D/A和A/D轉換器。

《數字邏輯與數字電路》在數字電子技術理論體系基礎上,介紹了小規模數字積體電路的邏輯設計技術,並重點介紹了中、大規模數字積體電路和可程式邏輯器件。每章後還配有適量習題。

《數字邏輯與數字電路》可作為高等學校電氣信息類各專業的基礎課教材,也可供從事電子技術工作的工程技術人員參考。

圖書目錄

前言

第1章 數字邏輯基礎

用數位訊號完成對數字量進行算術運算和邏輯運算的電路稱為數字電路,或數字系統。由於它具有邏輯運算和邏 輯處理功能,所以又稱數字邏輯電路。現代的數字電路由半導體工藝製成的若干數字集成器件構造而成。邏輯門是數字邏輯電路的基本單元。存儲器是用來存儲二值數據的數字電路。從整體上看,數字電路可以分為組合邏輯電路和時序邏輯電路兩大類。

1.1 數位訊號與數字電路

1.2 數制和碼制

1.2.1 數制

1.2.2 數制之間的轉換

1.2.3 二進制算術運算

1.2.4 二進制編碼

1.3 邏輯代數基礎

邏輯運算又稱布爾運算 布爾用數學方法研究邏輯問題,成功地建立了邏輯演算。他用等式表示判斷,把推理看作等式的變換。這種變換的有效性不依賴人們對符號的解釋,只依賴於符號的組合規律 。這一邏輯理論人們常稱它為布爾代數。20世紀30年代,邏輯代數在電路系統上獲得套用,隨後,由於電子技術與計算機的發展,出現各種複雜的大系統,它們的變換規律也遵守布爾所揭示的規律。邏輯運算 (logical operators) 通常用來測試真假值。最常見到的邏輯運算就是循環的處理,用來判斷是否該離開循環或繼續執行循環內的指令。

1.3.1 邏輯代數中的基本運算

1.3.2 邏輯代數的基本公式和常用公式

1.3.3 邏輯代數的三個基本定理

1.4 邏輯函式及其表示方法

1.4.1 邏輯函式

1.4.2 邏輯函式的表示方法

1.4.3 邏輯函式的兩種標準形式

1.4.4 邏輯函式形式的變換

1.5 邏輯函式的化簡

1.5.1 公式化簡法

1.5.2 卡諾圖化簡法

習題

第2章 門電路

邏輯門(Logic Gates)是在積體電路(Integrated Circuit)上的基本組件。簡單的邏輯門可由電晶體組成。這些電晶體的組合可以使代表兩種信號的高低電平在通過它們之後產生高電平或者低電平的信號。高、低電平可以分別代表邏輯上的“真”與“假”或二進制當中的1和0,從而實現邏輯運算。常見的邏輯門包括“與”門,“或”門,“非”門,“異或”門(Exclusive OR gate)(也稱:互斥或)等等。邏輯門可以組合使用實現更為複雜的邏輯運算。

2.1 半導體二極體門電路

2.1.1 半導體二極體的開關特性

2.1.2 二極體與門

2.1.3 一極管或門

2.2 TTL門電路

2.2.1 雙極型三極體的開關特性

2.2.2 TTL反相器

2.2.3 其他邏輯功能的TTL門電路

2.2.4 其他類型的TTL門電路

2.3 CMOS門電路

2.3.1 MOS管的開關特性

2.3.2 CMOS反相器

2.3.3 其他邏輯功能的CMOS門電路

2.3.4 其他類型的CMOS門電路

2.3.5 CMOS電路的正確使用

2.4 TTL電路與CMOS電路的連線

習題

第3章 組合邏輯電路

3.1 組合邏輯電路的分析與設計

3.1.1 組合邏輯電路的特點

3.1.2 組合邏輯電路的分析方法

3.1.3 組合邏輯電路的設計方法

3.2 常用的組合邏輯功能器件

3.2.1 編碼器

3.2.2 解碼器

3.2.3 數據選擇器

3.2.4 加法器

3.2.5 數值比較器

3.3 組合邏輯電路中的競爭-冒險現象

3.3.1 競爭-冒險現象及其成因

3.3.2 消除競爭-冒險現象的方法

習題

第4章 觸發器

4.1 觸發器的電路結構與動作特點

4.1.1 RS鎖存器

4.1.2 電平觸發的觸發器

4.1.3 脈衝觸發的觸發器

4.1.4 邊沿觸發的觸發器

4.2 觸發器的邏輯功能和描述方法

4.2.1 觸發器邏輯功能的分類

4.2.2 觸發器的電路結構和邏輯功能、觸發方式的關係

習題

第5章 時序邏輯電路

5.1 概述

5.1.1 時序邏輯電路的特點

5.1.2 時序邏輯電路的分類

5.1.3 時序邏輯電路的描述方法

5.2 時序邏輯電路的分析方法

5.2.1 同步時序邏輯電路的分析方法

5.2.2 異步時序邏輯電路的分析方法

5.3 常用的時序邏輯電路

5.3.1 暫存器和移位暫存器

5.3.2 計數器

5.3.3 序列信號發生器

5.3.4 順序脈衝發生器

5.4 同步時序邏輯電路的設計方法

5.4.1 同步時序邏輯電路設計的一般步驟

5.4.2 同步時序邏輯電路設計舉例

習題

第6章 脈衝波形的產生和整形

6.1 概述

6.2 脈衝波形產生器和整形電路

6.2.1 施密特觸發器

6.2.2 單穩態觸發器

6.2.3 多諧振盪器

6.3 集成555定時器及其套用

6.3.1 集成555定時器的電路結構和功能

6.3.2 集成555定時器的套用

習題

第7章 半導體存儲器和可程式邏輯器件

7.1 概述

7.2 ROM

7.2.1 掩模ROM

7.2.2 PROM

7.2.3 EPROM

7.2.4 用ROM存儲器實現組合邏輯函式

7.3 RAM

7.3.1 SRAM

7.3.2 DRAM

7.3.3 RAM存儲器容量的擴展

7.4 PLD

7.4.1 PLD的基本電路結構和電路表示方法

7.4.2 PAL

7.4.3 GAL

7.5 CPLD和FPGA

7.5.1 CPLD的結構

7.5.2 FPGA的基本結構

7.5.3 PLD的開發

7.5.4 HDL

習題

第8章 D/A和A/D轉換器

8.1 概述

8.2 D/A轉換器

8.2.1 權電阻網路D/A轉換器

8.2.2 倒T形電阻網路D/A轉換器

8.2.3 D/A轉換器的主要技術參數

8.3 A/D轉換器

8.3.1 A/D轉換的工作過程

8.3.2 並行比較型A/D轉換器

8.3.3 逐次比較型A/D轉換器

8.3.4 雙積分型A/D轉換器

8.3.5 A/D轉換器的主要技術參數

習題

參考文獻

……

相關詞條

相關搜尋

熱門詞條

聯絡我們