相關詞條
-
系統匯流排
系統匯流排(英語:System Bus)是一個單獨的計算機匯流排,是連線計算機系統的主要組件。這個技術的開發是用來降低成本和促進模組化。系統匯流排結合數據匯流排...
匯流排簡介 工作原理 常用匯流排 技術規範 技術指標 -
系統匯流排技術
系統匯流排技術(System Bus)是指用一個單獨的計算機匯流排來連線計算機系統的主要組件的技術。這個技術的開發是用來降低成本和促進模組化。系統匯流排結合數...
簡介 背景 特性 匯流排 常用匯流排 -
系統匯流排頻率
匯流排是將信息以一個或多個源部件傳送到一個或多個目的部件的一組傳輸線。通俗的說,就是多個部件間的公共連線,用於在各個部件之間傳輸信息。人們常常以MHz表示...
CPU通過前端匯流排發揮的功能 匯流排的八通道數字頻率測量系統的研製 -
計算機系統匯流排發展史
[1981]PCI匯流排產生前,計算機的系統匯流排有一段的發展史。 EISA匯流排(Exten Port的簡稱,是In
-
高速數位訊號處理技術
高速數位訊號處理技術是以DSP為核心,具有高速,實時的特點的一種信息處理技術。其本質是信息的變換和提取。
信號處理 DSP技術 外圍器件 系統設計 發展及套用 -
高速數位訊號處理器
高速數位訊號處理技術是以DSP為核心,具有高速,實時的特點的一種信息處理技術。其本質是信息的變換和提取。DSP(Digital Signal Proce...
基本概念 高速數位訊號處理器的特點 高速數位訊號處理器的硬體設計 -
高速緩衝存儲器一致性
高速緩衝存儲器一致性(Cache coherence),也稱快取一致性,高速快取間一致性。是指在採用層次結構存儲系統的計算機系統中,保證高速緩衝存儲器中...
簡介 一致性 實現 MESI協定 -
微處理器
控制邏輯與外面的8086系統匯流排相聯繫。8086有16位數據匯流排,處理器...
綜述 內部結構 微處理器的分類 發展歷程 組成 -
CPU
,它聯接CPU;第二層為系統匯流排D7~0;第三層有存貯匯流排MD7~0和擴充...
CPU的發展歷程 CPU的內部構造 CPU的核心 CPU的外核 指令系統 -
CPU[10]
,它聯接CPU;第二層為系統匯流排D7~0;第三層有存貯匯流排MD7~0和擴充...
CPU的發展歷程 CPU的內部構造 CPU的核心 CPU的外核 指令系統
